Unterschiede

Hier werden die Unterschiede zwischen zwei Versionen angezeigt.

Link zu dieser Vergleichsansicht

Beide Seiten der vorigen Revision Vorhergehende Überarbeitung
Nächste Überarbeitung
Vorhergehende Überarbeitung
elektronik_labor:checkliste_fuer_das_layout [2019/05/18 09:33]
tfischer ToDo checked: 8.3Komponenten liegen auf dem eagle Raster (Abhilfe: run cmd-snap-board.ulp)
elektronik_labor:checkliste_fuer_das_layout [2022/11/17 19:56] (aktuell)
mexleadmin
Zeile 1: Zeile 1:
 ====== Checkliste für das Layout ====== ====== Checkliste für das Layout ======
  
-==== 1. Allgemein ==== +===== 1. Allgemein ===== 
-  * <todo> 1.1 Die Layoutinformationen in den Datasheets der ICs wurden beachtet // +  *  1.1 Die Layoutinformationen in den Datasheets der ICs wurden beachtet. \\ <WRAP indent>Tipp: zu finden unter: recommended layout, layout considerations, layout examples</WRAP
-(zu finden unter: recommended layout, layout considerations, layout examples)</todo>  +  *  1.2 Im ERC sind keine warnings und errors vorhanden 
-  * <todo> 1.2 Im ERC sind keine warnings und errors vorhanden</todo>  +  *  1.3 Noch vorhandene warnings und errors des DRC sind plausibel.
-  * <todo> 1.3 noch vorhandene warnings und errors des DRC sind plausibel </todo>+
  
-==== 2. Mikrocontroller ====  +===== 2. Mikrocontroller =====  
-  * <todo> 2.1 Leitungslänge zwischen Entkoppelkondensatoren und Microcontroller sind minimal (ca 2-3 mm).  +  *  2.1 Leitungslänge zwischen Entkoppelkondensatoren und den zu entkoppelnden ICs sind minimal (ca 2-3 mm). \\ <WRAP indent>TippsEntkoppelkondensatoren von 100nF liegen zwischen GND <-> VCC bzw. AGND <-> AVCC</WRAP
-(Entkoppelkondensatoren: 100nF zwischen GND <-> VCC und AGND <-> AVCC</todo>  +  *  2.2 Quarz und dessen benötigte Kondensatoren sind nahe am Mikrocontroller verbaut (ca. 2-3 mm). 
-  * <todo> 2.2 Quarz und dessen benötigte Kondensatoren sind nahe am Mikrocontroller verbaut (ca. 2-3 mm) +  *  2.3 Beim Quarz ist je eine Masse-Insel auf Ober- und Unterseite vorgesehen, bzw. dort verlaufen keine Leistungs- oder Digitalsignale. Die Masse-Inseln  sind mit einem Via verbunden.
-</todo>  +
-  * <todo> 2.3 Unter dem Quarz ist eine Masseinsel vorgesehen, bzw. dort verlaufen keine Leistungs- oder Digitalsignale +
- </todo>+
  
-==== 3. Schaltende Elemente ====  +===== 3. Schaltende Elemente =====  
-Relevant bei Leistungstransistoren, Motorsteuerung, DCDC, WLAN, Bluetooth, aktiver Funk +Relevant bei Leistungstransistoren, Motorsteuerung, DCDC, WLAN, Bluetooth, aktiver Funk. 
-  * <todo> 3.1 Schaltende Elemente, Analog-Digital-Wandlung und Mikrocontroller sind räumlich getrennt </todo> +  *  3.1 Schaltende Elemente, Analog-Digital-Wandlung und Mikrocontroller sind räumlich getrennt. 
-  * <todo> 3.2 Unter den schaltenden Elementen verlaufen keine Analog- und Digitalsignale </todo> +  *  3.2 Unter den schaltenden Elementen verlaufen keine Analog- und Digitalsignale. 
-  * <todo> 3.3 Unter den schaltenden Elementen ist eine Masseinsel vorgesehen </todo> +  *  3.3 Unter den schaltenden Elementen ist eine Masseinsel vorgesehen. 
-  * <todo> 3.4 Benötigte passive Elemente (z.B. Glättungskondensator) sind mit sehr kurzen Leiterbahnen angeschlossen </todo> +  *  3.4 Benötigte passive Elemente (z.B. Glättungskondensatoren) sind mit sehr kurzen Leiterbahnen angeschlossen. 
-  * <todo> 3.5 Benötigte passive Elemente, Anschlüsse und  Masserverlauf wurden aus Datasheets übernommen  </todo>+  *  3.5 Benötigte passive Elemente, Anschlüsse und  Masserverlauf wurden aus Datasheets übernommen.
  
-==== Vias und Löcher ==== +===== 4. Vias und Löcher ===== 
- +  *  4.1 Langlöcher werden statt als Fräsung (nur eine Linie auf Layer Dimensiondurch mehrere Bohrungen umgesetzt. 
-  * <todo> 4.1 Breite der Leitungen sind der Stromlast angepasst (relevant für Ströme >1A</todo> +  *  4.2 Es wurden nur runde, achteckige und viereckige Pads genutzt, also keine länglichen (shape=long). 
-  * <todo> 4.2 Es wurden nur runde, achteckige und viereckige Pads genutzt, also keine länglichen (shape=long) </todo> +  *  4.3 Bei sich erhitzenden Komponenten ist eine beidseitige Abführung von GND mit Vias verbunden.
-  * <todo> 4.3 bei sich erhitzenden Komponenten ist eine beidseitige Abführung von GND mit Vias verbunden </todo>+
   
-==== Beschriftung ==== +===== 5. Beschriftung ===== 
-  * <todo> 5.1 Es wurden keine Werte (tValues, bValues)  als Text dargestellt </todo+  *  5.1 Es wurden keine Werte (tValues, bValues) als Text dargestellt
-  * <todo> 5.2 Der verwendete Text wurde durchgehend als Vektorschrift definiert </todo> +  *  5.2 Der Text hat die gleiche Schriftgröße. Empfohlen ist: Size 0.7mm, Thickness: 0.1mm).  \\  <WRAP indent>Tipp: Die Schriftgröße ist veränderbar über run normalize-text.ulp . Dieses Skript sollte zweimal ausgeführt werden </WRAP
-  * <todo> 5.3 Der Text ist ausgerichtet und wird weder über Vias und Löcher noch über Lotaugen geführt  +  *  5.3  Der verwendete Text wurde durchgehend als Vektorschrift definiert. 
- (auf dem Board über "manufacturing" geprüft</todo+  *  5.4 Der Text ist ausgerichtet und wird weder über Vias und Löcher noch über Lotaugen geführt. \\  <WRAP indent>Tipp: auf dem Board über "manufacturing" geprüft.</WRAP
-  * <todo> 5.4 Die Platine ist mit Semester, Jahr und Gruppe bezeichnet, z.B. 18WS_Pj09_Jukebox </todo> +  *  5.5 Die Platine ist mit Semester, Jahr und Gruppe bezeichnet, z.B. 18WS_Pj09_Jukebox. 
-  * <todo> 5.5 Richtungsanzeigen bei Chips werden aufgedruckt </todo>+  *  5.6 Richtungsanzeigen bei Chips werden aufgedruckt.
   
-==== Verbindungen und Polygone ==== +===== 6. Verbindungen und Polygone ===== 
-  * <todo> 6.1 Es werden nur Verbindungen in 45° Winkel-Abstufungen genutzt </todo+  *  6.1 Breite der Leitungen sind der Stromlast angepasst (relevant für Ströme >1A). 
-  * <todo> 6.2 keine Verbindung läuft im spitzen Winkel zu (schlecht: Ꝩ , gut: Ͱ Ꞁ ꓕ </todo+  *  6.2 Es werden nur Verbindungen in 45° Winkel-Abstufungen genutzt. \\  <WRAP indent>Tipp: 45° Winkel sind herstellungstechnisch nicht mehr zwingend, jedoch formhalber empfohlen.</WRAP
-  * <todo> 6.3 Es wird bei komplexeren Layouts Manhattan-Rounting genutzt (bei einfachen Layouts auch einseitig) </todo> +  *  6.3 keine Verbindung läuft im spitzen Winkel zu. \\  <WRAP indent>Tipp: schlecht sind Verbindungen wie: Ꝩ , gut sind: Ͱ Ꞁ ꓕ  </WRAP
 +  *  6.4 Es wird bei komplexeren Layouts Manhattan-Rounting genutzt. Einfache Layouts sind einseitig ausgeführt. 
   
-==== Masseflächen ==== +===== 7. Masseflächen ===== 
-  * <todo> 7.1 Alle AGND, PGND und GND-Flächen müssen jeweils miteinander verbunden sein.  </todo> +  *  7.1 Alle AGND, PGND und GND-Flächen müssen jeweils miteinander verbunden sein. 
-  * <todo> 7.2 Zwischen den verschiedenen Massen gibt es jeweils nur eine Verbindung (über Solderjumper) </todo> +  *  7.2 Zwischen den verschiedenen Massen gibt es jeweils nur eine Verbindung (über Solderjumper). 
-  * <todo> 7.3 Die Verbindungen sind so zu zeichnen, dass möglichst viel Masseflächen entstehen +  *  7.3 Die Verbindungen sind so zu zeichnen, dass möglichst viel Masseflächen entstehen (Bilden von Bussystemen).
- (Bilden von Bussystemen) </todo>+
  
-  +===== 8. Geometrie ===== 
-==== Geometrie ==== +  *  8.1 Abmaße der Platine sind möglichst klein. 
-  * <todo> 8.1 Abmaße der Platine sind möglichst klein </todo> +  *  8.2 Abmaße der Platine entsprechen dem vorgegeben MEXLE2020-Raster (1", 2.1", 3.2", 4.3"). 
-  * <todo> 8.2 Abmaße der Platine entsprechen dem vorgegeben MEXLE2020-Raster (1", 2.1", 3.2", 4.3"</todo> +  *  8.3 Komponenten liegen auf einem eagle Raster in 25 bzw. 5 mil. \\  <WRAP indent>TippDie Komponenten und Verbindungen lassen sich durch run cmd-snap-board.ulp automatisch ausrichten. </WRAP
-  * <todo #tfischer:2019-05-18> 8.3 Komponenten liegen auf dem eagle Raster (Abhilfe: run cmd-snap-board.ulp</todo+  *  8.4 Die Komponenten sind strukturiert ausgerichtet. 
-  * <todo> 8.4 Die Komponenten sind strukturiert ausgerichtet </todo> +  *  8.5 Die Schnittstellen sind bzgl. Gehäuse und Umgebung korrekt positioniert. 
-  * <todo> 8.5 Die Schnittstellen sind bzgl. Gehäuse und Umgebung korrekt positioniert </todo> +  *  8.6 Es wurden die Größen (Geometrie) und Keepouts (Layer 39+40) der Komponenten beachtet.
-  * <todo> 8.6 Es wurden die Größen (Geometrie) und Keepouts (Layer 39+40) der Komponenten beachtet </todo>+