Dies ist eine alte Version des Dokuments!


Weiterführende Simulationen

Abb. 1: JFET Pinch Off elektronische_schaltungstechnik:jfet.png

Der Aufbau des Sperrschicht Feldeffekt-Transistor (englisch Junction Field Effect Transistor: JFET) ähnelt auf dem ersten Blick dem Bipolartransitor. In Abbildung 1 ist in den einzelnen Bildern (1)…(3) die Schichtung eines n-Kanal (englisch n-Channel) JFETs und oben links das Schaltsymbol dargestellt. Im Gegensatz zum pnp-Bipolartransitor werden hier aber die p-dotierten Schichten gemeinsam mit Spannung versorgt und die n-dotierte Schicht quer durchflossen.

Ohne Spannungsdifferenz $U_{GS}$ zwischen Gate und Source bildet sich an den p-n Übergängen eine (kleine) Sperrschicht aus. Durch die n-dotierte Schicht können Elektronen ungehindert hindurchfließen: ein Strom $I_G \gg 0$ fließt durch den FET (Abbildung 1 Bild (1)). Der „Weg“ zwischen den beiden Sperrschichten wird n-Kanal genannt.

Abb. 1: JFET Pinch Off elektronische_schaltungstechnik:pinch_off.png

Wird die Spannungsdifferenz $U_{GS}$ kleiner als Null, so vergrößern sich die Sperrschichten, die Diode zwischen G und S wird in Sperrichtung betrieben. Der n-Kanal wird eingeengt und verringert geometrisch den Elektronen- bzw. Stromfluss $I_G$ (Abbildung 1 Bild (2)). Ab einer gewissen Spannung $U_{GS}=U_p$ (Abschnür- oder pinch-off-Spannung) sind die beiden Sperrschichten so groß, dass kein n-Kanal mehr vorhanden ist - der Kanal ist abgeschnürt (Abbildung 1 Bild (3)). Ab dieser Spannung kann kein Stromfluss mehr stattfinden. Das Prinzip ist also ähnlich der Situation, wenn der Fluss aus einem Wasserschlauch durch das Zusammendrücken des Schlauchs reguliert wird.

In der Simulation rechts sind die gleichen Spannungsverhältnisse dargestellt. Durch den Wechselschalter links ist es möglich die Spannung $U_{DS}$ über den Transistor zu invertieren. Wird diese negativ stellt sich eine etwas andere Situation ein: Der JFET scheint in allen leitfähig zu werden, unabhängig davon, welche Spannung $U_{GS}$ annimmt.

Im Kapitel 3 wurde in Aufgabe 3.5.3 ein Digital-Analog Wandler beschrieben. Die dort beschriebene R-2R-Leiter ermöglicht als integrierter Schaltkreis einen reinen digitalen Wert als analoge Spannung auszugeben. In der Simulation rechts ist eine vereinfachte Version zu sehen. Die vereinfachte Version benötigt aber viele sehr genau abgestimmte Widerstände. Im Gegensatz dazu sind bei der R-2R-Leiter nur 2 Widerstandswerte notwendig und dies ist mikrosystemtechnisch leichter herzustellen.